Parallel Modelling Paradigm in Multimedia Applications: Mapping and Scheduling onto a Multi-Processor System-on-Chip Platform
2004
Files
Détails
Titre
Parallel Modelling Paradigm in Multimedia Applications: Mapping and Scheduling onto a Multi-Processor System-on-Chip Platform
Auteur(s)
Pazos, N. ; Ienne, P. ; Leblebici, Y. ; Maxiaguine, A.
Présenté à
The Global Signal Processing Conference (GSPx), Santa Clara, CA, September 2004
Date
2004
Le document apparaît dans
Production scientifique et compétences > STI - Faculté des sciences et techniques de l'ingénieur > IEM - Institute of Electrical and Micro Engineering > LSM - Laboratoire de systèmes microélectroniques
Production scientifique et compétences > I&C - Faculté Informatique & Communications > IINFCOM > LAP - Laboratoire d'architecture de processeurs
Papiers de conférence
Travail produit à l'EPFL
Publié
Production scientifique et compétences > I&C - Faculté Informatique & Communications > IINFCOM > LAP - Laboratoire d'architecture de processeurs
Papiers de conférence
Travail produit à l'EPFL
Publié
Date de création de la notice
2005-08-30