A Design Flow and Evaluation Framework for DPA-Resistant Instruction Set Extensions
2009
Détails
Titre
A Design Flow and Evaluation Framework for DPA-Resistant Instruction Set Extensions
Auteur(s)
Regazzoni, Francesco ; Cevrero, Alessandro ; Standaert, François-Xavier ; Badel, Stéphane ; Kluter, Ties Jan Henderikus ; Brisk, Philip ; Leblebici, Yusuf ; Ienne, Paolo
Publié dans
Cryptographic Hardware and Embedded Systems - CHES 2009
Pages
205–219
Présenté à
Workshop on Cryptographic Hardware Embedded Systems (CHES), Lausanne, Switzerland, September 6-9, 2009
Date
2009
Le document apparaît dans
Production scientifique et compétences > STI - Faculté des sciences et techniques de l'ingénieur > IEM - Institute of Electrical and Micro Engineering > LSM - Laboratoire de systèmes microélectroniques
Production scientifique et compétences > I&C - Faculté Informatique & Communications > IINFCOM > LAP - Laboratoire d'architecture de processeurs
Papiers de conférence
Travail produit à l'EPFL
Publié
Production scientifique et compétences > I&C - Faculté Informatique & Communications > IINFCOM > LAP - Laboratoire d'architecture de processeurs
Papiers de conférence
Travail produit à l'EPFL
Publié
Date de création de la notice
2011-04-07